此外,LXT、SXT、TXT和FXT设备还包括: 集成的端点块为PCI Express设计 提供x1、x4或x8 PCI Express端点 功能。当与RocketIO(火箭)连用时 收发器,一个完整的PCI Express端点可以 用最少的FPGA逻辑实现。 •10/100/1000 Mb/s以太网媒体访问控制 块提供以太网功能。 LXT和SXT设备包括: •火箭GTP收发器能够运行到 3.75 Gb / s。每个GTP收发机支持全双工, clock-and-data复苏。 TXT和FXT设备包括: •GTX收发器可运行高达6.5 Gb/s。 每个GTX收发器支持全双工、时钟和数据 复苏。 FXT设备包含: •嵌入式IBM PowerPC 440 RISC cpu。每一个 PowerPC 440 CPU能够运行到 550 MHz。每个PowerPC 440 CPU也有一个APU (辅助处理器单元)支持的接口 硬件加速,并集成了横栏 高数据吞吐量。
真正的双端口RAM块资源是36 Kbit可配置逻辑块(CLBs) 一个Virtex-5 FPGA CLB资源由两个片组成。 每个切片是等价的,包含: •四个函数生成器 •四个存储元素 •算术逻辑门 •大型多路复用器 •快速进位前瞻链 函数生成器可配置为6个输入LUTs或双输出5个输入附近地区。在一些clb中切片是可以的配置为操作32位移位寄存器(或16位x 2)移位寄存器)或64位分布式RAM。此外,可以将四个存储元素配置为其中之一边缘触发d型触发器或电平敏感锁存器。每个CLB都有内部快速互连并连接到a开关矩阵访问一般路由资源。进一步讨论了Virtex-5 FPGA CLBsFPGA用户指南。 XC5VFX100T-2FFG1136IXC5VFX100T-2FFG1136IXC5VFX100T-2FFG1136I Virtex-5设备是用户可编程门阵列与各种可配置的元素和嵌入式核心优化 高密度、高性能的系统设计。Virtex-5设备实现以下功能: •I/O模块提供了封装大头针之间的接口 以及内部可配置逻辑。最受欢迎的, 支持领先的I/O标准 可编程I/O块(IOBs)。IOBs可以 连接到非常灵活的ChipSync逻辑增强源同步接口。源同步优化包括每比特deskew(对输入和输出信号),数据序列化器/反序列化器,时钟分频器,专用I/O和本地时钟资源。 可配置逻辑块(CLBs),基本逻辑 Xilinx®FPGAs的元件,提供组合和同步逻辑以及分布式内存和 SRL32移位寄存器能力。Virtex-5 FPGA CLBs是基于real 6-input查询表技术和提供卓越的能力和性能 与前几代可编程程序相比 XC5VFX100T-1FFG1136IXC5VFX100T-1FFG1136IXC5VFX100T-1FFG1136IXC5VFX100T-1FFG1136IXC5VFX100T-1FFG1136I