天天IC网> 企业新闻

EP2C35F484C7N FPGA - 现场可编程门阵列 FPGA - Cyclone II 2076 LABs 322 IOs

时间:2019-09-10 08:45发布企业:深圳市三砖科技有限公司
联系人:黄奕锦电话:18818587758Q Q:

Altera / Intel Cyclone® II FPGA

Altera Cyclone® II 90nm FPGA 的设计初衷在于实现低功耗,并向大批量、成本敏感型应用提供用户定制的多种功能。Cyclone II FPGA 可以与 ASIC 相媲美的成本提供更好的性能和更低的功耗。Cyclone II FPGA 将低成本 FPGA 的密度范围扩展至68,416个逻辑单元(LE),共有622个可用I/O引脚,并配有1.1Mbit嵌入式存储器。为确保快速可用性和降低成本,Cyclone II FPGA 采用了300mm晶圆和 TSMC 的90nm低k介电质工艺。通过减小硅片面积,Cyclone II 器件可以与 ASIC 相媲美的成本在单一芯片上实现复杂的数字系统。与竞争对手的 90nm FPGA 相比,Altera Cyclone II FPGA 性能高出了60%,功耗降低了一半。Cyclone II FPGA 具有成本最低和性能经过优化等特性,特别适用于汽车、消费电子、通信、视频处理、测试和测量以及其他终端市场解决方案等各种应用场合。

特性

4608 - 68,416 LEs的高密度建筑:

M4K嵌入式内存块

在不减少可用逻辑的情况下,最多可使用1.1 mbit RAM

每个块4,096个内存位(每个块4,608个位,包括512个奇偶校验位)

可变端口配置为×1、×2、×4、×8、×9、×16、×18、×32、×36

嵌入式乘数:

多达150个18×18位乘法器,每个可配置为两个独立的9×9位乘法器,具有高达250MHz的性能

可选的输入和输出寄存器

灵活的时钟管理电路:

分层时钟网络,最高可达402.5MHz的性能

每个设备最多可提供4个锁相环,用于时钟的乘法和除法、移相、可编程占空比和外部时钟输出,允许系统级时钟管理和倾斜控制

应用

汽车

消费者

通信

视频处理

测试和测量

EP2C20 BLOCK DIAGRAM

Block Diagram - Altera / Intel Cyclone® II FPGA

CYCLONE 2 LE FIGURE

Altera / Intel Cyclone® II FPGA