1::描述
LMK04832-SEP是一个高性能时钟
具有JEDEC JESD204B/C支持的空调空间应用。
可以配置PLL2的14个时钟输出
驱动七个JESD204B/C转换器或其他逻辑
使用设备和SYSREF时钟的设备。系统参考号
可以使用直流和交流耦合来提供。
不限于JESD204B/C应用程序
14个输出可以单独配置为高-传统时钟系统的性能输出。
此设备可以配置为在双模式下运行
PLL、单个PLL或带有或的时钟分配模式
而无需生成SYSREF或重新锁定。PLL2可能
使用内部或外部VCO进行操作。
高性能与诸如
在功率和性能之间进行权衡的能力,
双VCO、动态数字延迟和保持允许
提供灵活的高性能时钟树。
2:特征
•
视频编号:V62/22612
–
总电离剂量30 krad(无ELDRS)
–
SEL免疫>43 MeV×cm
2.
/毫克
–
SEFI免疫>43 MeV×cm
2.
/毫克
•
环境温度范围:-55°C至125°C
•
最大时钟输出频率:3255 MHz
•
多模式:双PLL、单PLL和时钟
分配
•
6GHz外部VCO或分配输入
•
超低噪声,2500 MHz:
–
54 fs RMS抖动(12 kHz至20 MHz)
–
64 fs RMS抖动(100 Hz至20 MHz)
–
–157.6-dBc/Hz本底噪声
•
3200兆赫的超低噪声:
–
61 fs RMS抖动(12 kHz至20 MHz)
–
67 fs RMS抖动(100 Hz至100 MHz)
–
–156.5-dBc/Hz本底噪声
•
第二页
–
–230 dBc/Hz的PLL FOM
–
PLL 1/f为–128 dBc/Hz
–
相位检测器速率高达320 MHz
–
两个集成VCO:2440至2600 MHz
和2945至3255兆赫
•
最多14个差分设备时钟
–
CML、LVPECL、LCPECL、HSDS、LVDS和
2xLVCMOS可编程输出
•
最多1个缓冲VCXO/XO输出
–
LVPECL、LVDS、2xLVCMOS可编程
•
1-1023 CLKOUT分配器
•
1-8191 SYSREF除法器
•
25 ps台阶肛门